Altera QUARTUS II DSP Builder 9.0 數位信號開發工具 英文版
商品編號:Xca1430
本站售價:NT$80
碟片片數:1
-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=
軟體名稱: Altera QUARTUS II DSP Builder 9.0
語系版本: 英文版
光碟片數: 單片裝
破解說明:
1. install the software
2. copy from crack dir the files into the install dir and runs flexlm_masterpatcher.exe.
3. useing alteralicense_shooters.dat from shooters dir.
系統支援: Windows Vista/XP
軟體類型: 數位信號開發工具
更新日期: 2009.03.30
軟體發行: altera
相關網址: http://www.altera.com/
中文網站:
軟體簡介: (以官方網站為準)
-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=-=
Altera可編程邏輯器件(PLD)中的DSP系統設計需要高級演算法和HDL開發工具。A
ltera DSP Builder 將The MathWorks MATLAB和Simulink系統級設計工具的演算
法開發、仿真和驗證功能與VHDL綜合、仿真和Altera開發工具整合在一起,實現
了這些工具的集成。
DSP Builder在演算法友好的開發環境中幫助設計人員生成DSP設計硬體表徵,從
而縮短了DSP設計週期。已有的MATLAB函數和Simulink模組可以和Altera DSP Bu
ilder模組以及Altera知識產權(IP)MegaCoreR功能相結合,將系統級設計實現和
DSP演算法開發相鏈結。DSP Builder支援系統、演算法和硬體設計共用一個公共
開發平臺。
設計人員可以使用DSP Builder模組迅速生成Simulink系統建模硬體。DSP Build
er包括比特和週期精度的Simulink模組,涵蓋了演算法和存儲功能等基本操作。
可以使用DSP Builder模型中的MegaCore功能實現複雜功能的集成。
Altera MegaCore是高級參數化IP功能,例如有限衝擊回應(FIR)濾波器和快速傅
立葉變換(FFT)等,經過配置能夠迅速方便的達到系統性能要求。MegaCore 功能
支援Altera的IP評估特性,使您在購買許可之前,便可以驗證功能及其時序。
利用Altera免費的OpenCore Plus評估特性,您可以進行以下工作:
‧在您的系統中仿真MegaCore功能
‧驗證設計功能,迅速直接的評估其大小和速度
‧為含有MegaCore功能的設計產生時間受限的器件編程檔
‧在硬體中進行器件編程、驗證設計
當您對其功能和性能結果滿意並希望將設計投產時,您只需為MegaCore功能購買
一個許可即可。
DSP Builder SignalCompiler模組讀取由DSP Builder和MegaCore模組構建的Sim
ulink建模文件(.mdl),生成VHDL檔和工具命令語言(Tcl)腳本,進行綜合、硬體
實施和仿真。
Quartus II軟體8.1新增特性
‧SignalTap II嵌入式邏輯分析器——更精細的資料採樣控制,加速了調試過程
提高了片內存儲效率。
‧增強SOPC Builder工具.
新的HDL範本提高了速度,方便了SOPC Builder重用知識產權(IP)。
新的Avalon記憶體映射半速率橋功能,實現了DDR SDRAM低延時訪問。
‧新的作業系統支援——現在包括Red Hat Enterprise Linux 5和CentOS 4/5(3
2位/64位)。
‧增強第三方仿真介面——介面支援函式庫檔自動編譯,實現了快速仿真設置。
‧新的引腳顧問——顧問指導引腳建立,以及與第三方電路板工具的介面。
‧Real Intent驗證支援——Real Intent的Meridian FPGA時鐘域交叉(CDC)軟體
提供使用方便的自動時鐘目的驗證功能,發現設計錯誤,幫助您有信心完成可
靠的CDC操作。
‧新的增強IP內核和巨集功能—— 數位信號處理(DSP)、記憶體和協定加速了開
發過程。
‧物理綜合引擎增強——和前一版相比,關鍵時序模組的性能平均提高了20%,
更迅速地達到時序逼近。
‧Synopsys設計約束(SDC)——SDC範本指導並加速時序約束的建立。